reklama
reklama
reklama
reklama
reklama
reklama
© Evertiq Komponenty | 20 marca 2013

FPGA małej mocy z obsługą PCIe Gen2

Altera przedstawiła nowy układ FPGA z rodziny Cyclone V, jako pierwszy tego typu komponent, współpracujący z interfejsem PCIe 2.0. Znajdziemy tu m.in. transceivery o prędkości 5 Gbps.

Firma Altera zaprezentowała swój nowy układ logiki programowalnej: Cyclone V GT FPGA. Przeszedł on wszystkie testy PCI-SIG i został dodany do (oficjalnej) listy komponentów w pełni współpracujących z interfejsem PCIe Gen 2.0. Producent w ten sposób daje swoim klientom potężne narzędzie o niskim zużyciu energii, które dodatkowo może zmniejszyć koszty budowy gotowej aplikacji wspierający w/w standard PCIe. Zintegrowane transceivery mogą zaoferować prędkość przesyłania danych 5 Gbps. Pomagają temu dwa wzmocnione rdzenie IP PCIe. Bloki te zawierają warstwy transmisji danych, obsługi połączenia i PHY/MAC. Pracować mogą jako bloki końcowe, bądź też główne/startowe. Co więcej, producent oferuje 8 punktów końcowych PCIe, które mogą być również tak skonfigurowane, że pracują jako jeden. W obu przypadkach wykorzystujemy te same sterowniki, co upraszcza budowanie gotowej aplikacji i obsługę urządzeń peryferyjnych.
reklama
reklama
Załaduj więcej newsów
November 12 2019 07:31 V14.7.10-2