reklama
reklama
reklama
reklama
reklama
reklama
reklama
reklama
© Evertiq
Komponenty |

Modularne rdzenie IP jako ułatwienie w mostkach video

Lattice Semiconductor od roku tworzy rozwiązania, mające stanowić duże ułatwienie w tworzeniu mostków dla interfejsów video, przesyłających dane w różnych standardach. Dzięki temu, aplikacje będą lepiej zintegrowane i mają działać wydajniej.

Lattice Semiconductor zaprezentował siedem swoich nowych modularnych rdzeni IP, przeznaczonych dla FPGA z linii CrossLink. Mają one dać większą swobodę projektantom aplikacji motoryzacyjnych, przemysłowych i konsumenckich. Rynek video rozrasta się coraz prężniej, pojawiają się nowe technologie, a co za tym idzie - rośnie poziom skomplikowania. Modularne rdzenie mają umożliwić efektywne budowanie bloków, które stanowić mają element systemów mostków video, dostosowanych pod konkretne potrzeby danej aplikacji. Wielu klientów bowiem napotykało trudności z interfejsami video i ich łączeniem. Często pojawiały się bariery, które skutecznie utrudniały budowę gotowych rozwiązań, w których kluczowymi parametrami były: mały rozmiar aplikacji, wysoka wydajność i niskie zapotrzebowanie na energię. Pierwsze rozwiązania linii CrossLink pojawiły się ponad rok temu i miały pomóc w pokonywaniu tych barier. W tej chwili w linii tej znajdziemy sporo narzędzi, mających pomagać projektantom takich aplikacji. Nowe rdzenie IP są kolejnym narzędziem, które ma być sporym ułatwieniem dla projektantów i oferować to, czego im do tej pory brakowało, by tworzyć aplikacje łączące kluczowe dla nich parametry. Do nowych rdzeni zaliczyć można:
  • odbiorniki CSI-2/DSI D-PHY, konwertujące strumienie danych w formacie MIPI CSI-2/DSI na dane formacie równoległym;
  • transmitery CSI-2/DSI PHY, działające w odwrotnym kierunku to w/w;
  • odbiorniki i transmitery FPD-LINK, działające na podobnej zasadzie, konwertując na/z formatu ‘pixel clock domain’, z obsługą interfejsu FPD-LINK;
  • odbiornik od sensorów obrazu z obsługą subLVDS;
  • konwerter ‘pixel-to-byte’ na postać danych w formacie równoległym, dla wejścia transmiterów D-PHY;
  • konwerter ‘byte-to-pixel’, działający na odwrotnej zasadzie do w/w.

reklama
reklama
Załaduj więcej newsów
April 15 2024 11:45 V22.4.27-2
reklama
reklama