• /
  • /
  • /
  • /
  • /
  • /
  • /
Wyk艂adowcy na naszej konferencji to prawdziwi specjali艣ci w swoich domenach. Sp贸jrz szeroko i poznaj przysz艂y obraz bran偶y elektronicznej lub zag艂臋b si臋 w szczeg贸艂y najnowszych technologii 鈥 pozw贸l, by konferencja Evertiq Expo sta艂a si臋 punktem startowym dla nowych idei.

Wst臋p na wszystkie wyk艂ady jest darmowy, wystarczy zarejestrowa膰 si臋 jako uczestnik Evertiq Expo Warszawa 2019. Miejsca na wyk艂adach nie s膮 rezerwowane.




  • 09:00 - 09:30
    Czym jest JTAG i jak mo偶e mi pom贸c?
    Tommaso De Vivo - Vice President Business Development EMEA - XJTAG
    Generalnie JTAG posiada 3 zastosowania: debugowanie CPU, testowanie oraz programowanie uk艂adu. Jest to zestaw standard贸w IEEE wbudowanych w procesor, uk艂ady FPGA czy CPLD, gotowych do zastosowania na wiekszosci p艂ytek PCB.
  • 09:30 - 10:00
    Lakierowanie obwod贸w drukowanych w praktyce- najcz臋艣ciej pope艂niane b艂臋dy i jak ich unika膰
    Grzegorz Szypulski - AMB
    Czy jest okno technologiczne procesu lakierowania i jakie elementy wp艂ywaj膮 na jego wielko艣膰. Om贸wienie rodzaj贸w lakier贸w oraz r贸偶nic mi臋dzy nimi z perspektywy dozowania. Kryteria doboru lakieru do aplikacji.

    Dobre i z艂e praktyki w programowaniu. Dlaczego m贸j program nie dzia艂a?
  • 10:00 - 10:30
    W jaki spos贸b inspekcja rentgenowska usprawnia proces monta偶u elektroniki.
    Dr Bill Cardoso - Creative Electron
    W tej prezentacji om贸wimy szeroki zakres aplikacji inspekcji rentgenowskiej: Inspekcja element贸w elektronicznych oraz analiza uszkodze艅 / Zliczanie komponent贸w elektronicznych oraz gospodarka materia艂owa / In偶ynieria odwrotna (ang. Reverse Engineering) / Detekcja podrobionych komponent贸w elektronicznych / Detekcja wad w czasie rzeczywistym / Techniki tomografii komputerowej (ang. CT- Computed Tomography) i sposoby rozr贸偶niania Kontroli Rentgenowskiej 2D, 2.5D oraz 3D / Zasady projektowania dla produkcji (ang. DFM - Design for Manufacturing) oraz zasady projektowania dla Inspekcji Rentgenowskiej (ang. DFXI - Design for X-Ray Inspection) / Wady lutownicze: pustki, zwarcia i Head-in-Pillow przy komponentach z wyprowadzeniami od spodu (ang. BTC - Bottom Terminated Components) / Om贸wimy r贸wnie偶, jak sztuczna inteligencja (ang. AI - Artificial Intelligence) wp艂ywa na Inspekcj臋 Rentgenowsk膮.
  • 10:30 - 11:00
    Najnowsze trendy, rozwi膮zania i techniki lutowania selektywengo
    Radek Lauer - ERSA
    Najnowsze trendy, rozwi膮zania i techniki lutowania selektywengo, stosowane przez najwi臋kszych producent贸w na 艣wiecie. Om贸wienie konkretnych rozwiaza艅 stosowanych w najnowszych maszynach ERSA.
  • 11:00 - 11:30
    Pami臋ci p贸艂przewodnikowe w przemy艣le
    艁ukasz Gawlak - Goodram
    Wyk艂ad b臋dzie dotyczy艂 charakterystyki wsp贸艂czesnych pami臋ci p贸艂przewodnikowych, najpopularniejszych format贸w oraz dobru odpowiedniego typu pami臋ci do aplikacji.
  • 11:30 - 12:00
    Przerwa
  • 12:00 - 12:30
    Technologia formowania niskoci艣nieniowego Hot-Melt
    Stanis艂aw Le艣niak - OEM Electronics
    Proces wtryskiwania niskoci艣nieniowego z uzyciem poliamidu i poliofelin (hot-melt) cz臋sto wykorzystuje si臋 do hermetyzacji i zabezpieczania podzespo艂贸w elektronicznych. Celem jest ochrona elektroniki przed wilgoci膮, kurzem, brudem i drganiami.
  • 12:30 - 13:00
    Cyfrowa transformacja kwotowania w firmach EMS
    Stephane Ratelet - API Manager EMEA - Digi-Key Electronics
    Stephane opowie o problemach czasoch艂onnego procesu kwotowania zapyta艅 w sektorze EMS, uwzgl臋dniaj膮c wymogi procesu szybkiego prototypowania oraz produkcji High-Mix-Low-Volume. Zaprezentowane zostan膮 dost臋pne narz臋dzia i rozwi膮zania, pozwalaj膮ce klientom na zminimalizowanie niezb臋dnego czasu i maksymalizacj臋 efektu.
  • 13:00 - 13:30
    Lubisz s艂o艅ce? Mo偶esz je mie膰 na w艂asno艣膰!
    Marc Juarez - Technical Director Seoul Semiconductor Europe - Seoul Semi / Avnet Silica
    Wojciech Musia艂 - General Manager East Europe Seoul Semiconductor Europe - Seoul Semi / Avnet Silica
  • 13:30 - 14:00
    Wsp贸艂czesne modelowanie w PSpice
    Tomasz G贸recki - Eastern Europe Manager - FlowCAD
    Kr贸tkie wprowadzenie do PSpice AA/AD / Przyk艂ad symulacji zasilacza SMPS / Podstawy modeli w PSpice / Wirtualne prototypowanie w C/C++ / “Hardware in the Loop” dla IoT / Dwukierunkowa integracja PSpice i MathWorks MATLAB.
  • 14:00 - 14:30
    AI w IoT na przyk艂adzie gateway贸w AAEON
    CSI
Czekamy na Wasze propozycje wyk艂ad贸w. Wyk艂ad musi mie膰 charakter niekomercyjny, a skr贸t (100-150 wyraz贸w) powinien opisywa膰 zawarto艣膰 proponowanego wyst膮pienia. Chcieliby艣my tak偶e pozna膰 osob臋 prezentera, tak wi臋c poza imieniem i nazwiskiem prze艣lijcie nam jego stanowisko s艂u偶bowe, reprezentowan膮 firm臋 oraz adres mailowy.
Prowadzimy szeroko zakrojon膮 akcj臋 promocyjn膮 w naszych mediach spo艂eczno艣ciowych. By膰 mo偶e nie jest to pierwszy spos贸b budowania marki w bran偶y produkcji elektroniki, kt贸ry przychodzi do g艂owy, a efekt raczej nie potrwa przez ca艂e 偶ycie, ale zapewni Ci promocj臋 nieco d艂u偶ej, ni偶 gdyby艣 robi艂 to samodzielnie. Mo偶esz na nas polega膰.

Zamieszczaj posty na twitterze, facebooku i instagramie o swoim udziale w Evertiq Expo, u偶ywaj膮c poni偶szych hasztag贸w:

#ExpoWAW 鈥 #Evertiq 鈥 #EvertiqExpo 鈥 #EvertiqNewsNetwork

Kontakt

Sprzeda偶
艁ukasz Jaeszke
+48 609 130 180
Project Manager
Anders Björsell
+46 70 560 91 91