reklama
reklama
reklama
reklama
reklama
© Evertiq Komponenty | 13 października 2017

Zynq UltraScale+ RFSoC z obsługą łańcucha sygnałowego RF

Nowe układy SoC od Xilinx to wysoce zaawansowane jednostki, zaprojektowane do zadań specjalnych. Posiadają wiele zaawansowanych funkcji, pozwalając spełnić wymagania standardów 5G oraz DOCSIS 3.1.
Firma Xilinx zaprezentowała swoje najnowsze układy RFSoC, mające stanowić kompaktowe połączenie wielu funkcji. Mowa tu o układach oznaczonych jako Zynq UltraScale+ RFSoC. Układy te stanowić mają połączenie przede wszystkich takich elementów jak: superszybkie i dokładne ADC oraz DAC, z układami logiki programowalnej wspieranej przez zaawansowane sprzętowe bloki funkcyjne.

Wśród nowości oferowanych przez Xilinx można będzie znaleźć funkcje, które pozwolą na zastosowanie tych układów w aplikacjach bezprzewodowych 5G, radarowych czy też ‘Cable Remote-PHY’.

Sercem ma być architektura oparta na technologii 16 nm: UltraScale+ MPSoC. Usprawniona ona została o wspomniane funkcje, wśród których znaleźć będzie można zintegrowane, monolityczne konwertery danych RF (mające oszczędzić miejsce, jak również zredukować zużycie energii od 50 do 75%), a także rdzenie korekcji błędów (SD-FEC - „soft-decision Forward Error Correction”), dla zapewnienia zgodności ze standardami 5G oraz DOCSIS 3.1.

Wspomniane elementy efektywnie połączono z elementami logiki programowalnej oraz systemem przetwarzania równoległego ARM, by stworzyć wszechstronną i wydajną ścieżkę sygnałową ADC. Układ ten bardzo dobrze radzi sobie także z przetwarzaniem RF na formę cyfrową, co zwykle robiło się za pomocą oddzielnych rozwiązań. Dzięki tym układom wszystkie te elementy mamy w jednym monolitycznym układzie, co zapewnić ma też większą niezawodność tworzonej aplikacji.

Z ważniejszych elementów, w strukturze układu zawarto:
  • osiem ADC o wydajności 4 GSPS lub szesnaście o wydajności 2 GSPS, przy rozdzielczości 12-bitów,
  • osiem lub szesnaście DAC 14-bitowych o wydajności 6.4 GSPS,
  • rdzenie SD-DEC, wspierane przez kodeki LDPC i Turbo,
  • podsystem przetwarzania ARM wykorzystujący rdzenie: Quad-Core Cortex-A53 oraz Dual-Core Cortex-R5,
  • logika programowalna oparta na technologii 16 nm ze zintegrowanymi rdzeniami Nx100G,
  • nawet 930 tysięcy komórek logiki programowalnej wspieranych przez 4200 jednostek DSP.


Nie zabraknie tu również wsparcia dla nowoczesnych, superszybkim interfejsów. Układy te zapewniać mają nie tylko bogatą funkcjonalność, ale także niskie zużycie energii, pozwalające spełnić najnowsze wymagania w tej kwestii.

Komentarze

Zauważ proszę, że komentarze krytyczne są jak najbardziej pożądane, zachęcamy do ich zamieszczania i dalszej dyskusji. Jednak komentarze obraźliwe, rasistowskie czy homofobiczne nie są przez nas akceptowane. Tego typu komentarze będą przez nas usuwane.
reklama
reklama
Załaduj więcej newsów
December 13 2017 22:15 V8.9.2-1